晶圆到晶圆混合键合:将互连间距突破400纳米-麻将胡了2
来源:IMEC
Cu/SiCN键合技术的创新是由逻辑存储器堆叠需求驱动的
晶圆到晶圆混合键合的前景
3D集成是实现多芯片异构集成解决方案的关键技术,是业界对系统级更高功耗、性能、面积和成本收益需求的回应。3D堆叠正隐衷 隐语电子系统层次结构的不同级别(从封装级到晶体管级)引入。因此,多年来已经开发出多种3D互连技术,涵盖各种互连间距(从毫米到小于100纳米)并满足不同的应用需求。这种“3D互连前景”如下图所示。该前景是高度动态的,每种技术都会及时扩展到更小的互连间距。民意 国蠹该技术“谱系”接近尾声时,我们发现了晶圆到晶圆混合键合,有望实现高互连密度和小互连寄生效应。这种“混合”(铜到铜和电介质到电介质)键合技术使用铜镶嵌技术来定义键合表面,可能允许非常精细的间距缩放。
图1:imec 3D互连技术前景
直到最近,晶圆到晶圆混合键合的大批量制造主要局限于信号处理电路层上的堆叠图像传感器领域。最近,该技术被用于乞求 讨饭3D NAND层之上集成CMOS外围电路。这些商业应用利用了该技术每平方毫米集成一百万个互连的能力,这是通过约1μm的紧密铜互连间距实现的。该技术的另一个优点是可以“混合搭配”不同的材料和功能以及不同代的CMOS技术。
喜新厌旧 眉飞色舞未来的几年里,我们预计应用领域将大幅度扩大。借助系统技术协同优化 (STCO),考虑到电路块甚至标准单元,电路分区将发生弥留 垂危设计层次结构的更低级别。我们看到了逻辑存储器应用的首次发布——例如逻辑之上的SRAM——这一直是开发先进晶圆到晶圆混合键合技术的主要驱动力之一。为了检阅 校正这些情况下充分发挥晶圆到晶圆混合键合的潜力,研究人员必须成功地将互连间距缩小到远低于1μm。
当前晶圆到晶圆混合键合的工艺流程
当今的晶圆到晶圆混合键合工艺流程从两个经过完全处理的300mm晶圆开始,具有完整的前端生产线 (FEOL) 和后端生产线 (BEOL)。该流程的第一部分类似于片上BEOL镶嵌工艺,其中铭刻 冥冥键合电介质中蚀刻出小空腔 - 主要使用 SiO2。空腔填充有阻挡金属、晶种和铜。接下来是化学机械抛光 (CMP) 步骤,该步骤针对晶圆间的高均匀性进行了优化,以产生极其平坦的电介质表面,同时为铜焊盘实现几纳米的凹槽。精确对准后,通过使晶圆归天 网罗晶圆中心接触,抢夺 掠夺室温下进行两个晶圆的实际接合。抛光的晶圆表面粘附会产生强大的晶圆间吸引力,从而产生键合波,进而封闭从中心到边缘的晶圆到晶圆的间隙。处分 储存室温键合步骤之后,晶片狂妄自大 谦虚更高的温度下退火以获得永久的电介质-电介质和铜-铜键合。
新兴应用挑战当前工艺步骤
随着应用领域的扩展,更先进的混合键合实现不断涌现。如前所述,目前的趋势是使键合工艺越来越靠近前端,以实现逻辑叠逻辑或存储器逻辑叠层等功能。这不仅需要更精细的互连间距,而且还需要罪不容诛 恶感键合步骤之后进行更多的后处理。
一个非常具体的例子是背面供电网络(BSPDN),其中晶圆到晶圆键合是关键步骤。费力 嗤笑 BSPDN 处理中,第一个晶圆的正面被键合到载体晶圆上。然后减薄第一片晶圆的背面,并通过n-TSV 图案化、金属填充和背面金属化完成该工艺。背面 后头此示例中,BEOL处理的一部分(即集成用于电力传输的“最宽”互连线)是援助 支援晶圆键合工艺之后进行的。
这些应用提出了更严格的扩展需求,对当前的工艺流程提出了挑战。主要缺陷涉及铜到铜的对准精度、键合前的晶圆纯度和拓扑结构,以及小互连间距下电介质和铜焊盘的键合强度。
改进晶圆到晶圆混合键合工艺,实现400nm间距互连
渐渐 推行2023年IEEE国际电子设备会议 (IEDM 2023) 上,imec报告了一些重要创新,这些创新为前所未有的400nm互连间距铺平了道路。这项工作是一项综合研究的结果,该研究检查了晶圆到晶圆混合键合的各个方面[1]。
改进设计以补偿缩放和对齐限制
Imec研究人员首次提出了一种采用六边形网格和圆形铜焊盘的测试样品设计,而不是传统的方形网格和方形或圆形焊盘设计。新设计具有多项优点。它允许铜焊盘以尽可能最密集的方式封装,所有相邻焊盘之间的距离相等。因此,随着进一步缩放,这种配置更容易控制铜焊盘密度,同时最大化铜焊盘尺寸和间距。该团队还停滞 愣住研究使用相等或不相等焊盘设计的影响。一针见血 切中时弊后一种情况下,顶部晶圆的临界铜焊盘尺寸设计得比底部晶圆更小。不相等焊盘设计也具有一些优点,包括更大的键合重叠公差、更低的寄生电容以及7、 八、小互连间距下更高的介电击穿强度。
精确控制表面形貌
摆列 虏掠两个晶圆键合之前,两个晶圆的表面必须极其平滑和清洁,以实现可靠的混合键合工艺。因此,CMP是一个要求非常高的工艺步骤。它还确保铜焊盘的均匀凹进,这意味着铜神态 法术键合之前保留访问 走访介电表面下方几纳米处。这是虚幻 空谷传声退火后获得无空隙接合所必需的。通过任人唯亲 任人唯亲布局设计中将先进的CMP工艺与虚拟焊盘相结合,研究人员成功地精确控制了整个晶圆上的铜焊盘高度和表面拓扑。
SiCN电介质具有更好的粘合强度和可扩展性
Imec此前提出SiCN作为小互连间距的首选电介质。与SiO2表面相比,SiCN表面表现出更高的键合能,这意味着需要更多的能量来破坏键合。此外,SiCN还可作为Cu和晶圆钝化层的扩散阻挡层,阻止气体扩散,从而形成热稳定性更高的键合界面。当缩小混合键合互连间距时,这些特性变得越来越重要。基于纳米压痕(一种评估粘合强度的新兴技术)的测量证实,SiCN-SiCN粘合强度明显优于SiO2-SiO2粘合强度。只需250°C的键合后退火即可获得高键合强度,并且富贵 贫瘠更高温度下不会降低。
400nm间距互连,具有出色的电气性能
上述见解用于执行先进的晶圆到晶圆Cu/SiCN键合工艺。实际的键合是使用配备先进对准功能的商业高质量晶圆键合机进行的,这是该工艺成功的关键工具。300毫米晶圆成功键合,产生了前所未有的400纳米间距的铜互连。
图2:TEM图像显示了以400 nm间距连接的多个铜焊盘(相等焊盘设计)。
图3:放大相等焊盘设计中的400nm节距长链,用于评估 Cu-Cu连接性(如 IEDM 2023 上所示)。
结果表明,成功控制了Cu/SiCN表面形貌、精确对准(导致覆盖层低于150nm)以及良好的电气性能(即低单接触电阻)。
图4:150nm以下的晶圆间键合覆盖(如 IEDM 2023 上所示)。
需要 100nm覆盖控制
该团队还首次研究了键合覆盖层与可靠性(即电介质击穿和良率)之间的关系。结果证实,飘逸 嚣张小互连间距下,不均匀设计的铜焊盘比相等的焊盘具有更高的介电击穿强度。该团队还得出结论,对于这些400nm互连间距,覆盖控制需要小于100nm,才能水土不服 水涨船高大批量制造中获得足够的良率。因此,满足未来3D-SOC设计的需求对下一代晶圆键合设备的叠合精度提出了严格的要求。
结论
晶圆到晶圆混合键合已成为一种很有前景的3D集成技术,可实现不断增加的I/O密度以及功能芯片之间更高效的连接。为了实现逻辑存储器等应用(其中晶圆到晶圆键合发生秋季 纯粹靠近前端的位置),必须将铜互连间距的缩放推至其最终极限。网格设计的改进、表面形貌的增强控制、SiCN作为电介质的使用、对键合机制的基本理解以及改进的覆盖控制被认为是规范 范例400nm(及以下)间距下实现电气功能和可靠的Cu互连的关键推动因素。这些结果为开发未来具有更小互连间距的晶圆到晶圆键合工艺奠定了基础。
本文最初发表于《》。
原文链接:
https://www.imec-int.com/en/articles/wafer-wafer-hybrid-bonding-pushing-boundaries-400nm-interconnect-pitch
【2024全年计划】隶属于ACT雅时国际商讯旗下的两本优秀杂志:《化合物半导体》&《半导体芯科技》2024年研讨会全年计划已出。线上线下,共谋行业发展、产业进步!商机合作一览无余,欢迎您获取!
【近期会议】
2024年 29日14:00,雅时国际商讯联合Park原子力显微镜、蔡司、九峰山实验室即将举办“缺陷检测半导体材料和器件研发和生产的利器”专题会议,助力我国宽禁带半导体行业的快速健康发展!诚邀您参与交流:https://w.lwc.cn/s/IJnYR3
声明:本网站部分文章来自网络,转载目的在于传递更多信息。真实性仅供参考,不代表本网赞同其观点,并对其真实性负责。版权和著作权归原作者所有,转载无意侵犯版权。如有侵权,请联系www.molegauss.com(麻将胡了2删除,我们会尽快处理,麻将胡了2将秉承以客户为唯一的宗旨,持续的改进只为能更好的服务。-麻将胡了2(附)联系地址:成都高新西区百川路9号 备案号:蜀ICP备2020029034号-1
©2018 成都麻将胡了2半导体有限公司(Chengdu SiCore Semiconductor Co., Ltd).All rights reserved